पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, ATM applications, इनपुट: PECL, TTL, उत्पादन: PECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:3,
पीएलएल: No, मुख्य उद्देश्य: Triac Relay, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:1,
पीएलएल: Yes, मुख्य उद्देश्य: 3G, Ethernet, PCI, SONET/SDH, Wireless systems, इनपुट: Clock, उत्पादन: CML, CMOS, LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,
पीएलएल: Yes, मुख्य उद्देश्य: T1/E1, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,
पीएलएल: No, मुख्य उद्देश्य: GPON Optical Line Terminal (OLT) Receivers, इनपुट: LVPECL, उत्पादन: LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: Yes, मुख्य उद्देश्य: Memory, DDR, इनपुट: Crystal, उत्पादन: LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, इनपुट: CMOS, उत्पादन: CML, CMOS, सर्किट की संख्या: 2, अनुपात - इनपुट: आउटपुट: 3:3,
पीएलएल: Yes, मुख्य उद्देश्य: Fibre Channel, PCI Express (PCIe), SONET/SDH, इनपुट: Clock, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:6,
पीएलएल: Yes, मुख्य उद्देश्य: 3G, Ethernet, SONET/SDH, इनपुट: LVCMOS, LVDS, LVPECL, उत्पादन: LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, Stratum, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 13:14,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, Stratum, Telecom, इनपुट: CMOS, TTL, उत्पादन: CML, CMOS, LVDS, LVPECL, TTL, सर्किट की संख्या: 2, अनुपात - इनपुट: आउटपुट: 4:8,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, इनपुट: CMOS, उत्पादन: CML, CMOS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:3,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, Stratum, Telecom, इनपुट: CMOS, LVDS, LVPECL, TTL, उत्पादन: CMOS, LVDS, LVPECL, TTL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 8:7,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, इनपुट: Clock, उत्पादन: HCSL, LVCMOS, LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 4:20,
पीएलएल: No, मुख्य उद्देश्य: Ethernet, Fibre Channel, Memory, PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:12,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, इनपुट: CMOS, Crystal, उत्पादन: CML, CMOS, सर्किट की संख्या: 2, अनुपात - इनपुट: आउटपुट: 4:3,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, Telecom, इनपुट: LVCMOS, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 11:12,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, इनपुट: CMOS, Crystal, उत्पादन: CML, CMOS, सर्किट की संख्या: 2, अनुपात - इनपुट: आउटपुट: 4:3,
पीएलएल: No, मुख्य उद्देश्य: Video Genlock, इनपुट: LVCMOS, LVTTL, Crystal, उत्पादन: LVCMOS, LVDS, LVTTL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 5:14,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, ADM, DSLAM, SONET/SDH, Stratum, TDM, इनपुट: LVCMOS, उत्पादन: LVCMOS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 4:3,
पीएलएल: Yes, मुख्य उद्देश्य: Time Measurement, इनपुट: LVCMOS, LVDS, उत्पादन: LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 5:9,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, STS, STM, इनपुट: LVDS, LVPECL, उत्पादन: LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,