पीएलएल: Yes, मुख्य उद्देश्य: RF instrumentation systems, Wireless base stations, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, RF instrumentation systems, Wireless base stations, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: HCSL, LVDS, उत्पादन: HCSL, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:1,
पीएलएल: No, मुख्य उद्देश्य: MOST®, इनपुट: Crystal, उत्पादन: LVCMOS, LVTTL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:4,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
पीएलएल: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: HCSL, उत्पादन: HCSL, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:4,
पीएलएल: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: HCSL, LVDS, उत्पादन: HCSL, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:4,
पीएलएल: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: HCSL, उत्पादन: HCSL, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:1,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: Yes, मुख्य उद्देश्य: Memory, DDR2, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:4,