पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:3,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
पीएलएल: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:4,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:4,
पीएलएल: Yes, मुख्य उद्देश्य: Memory, DDR, SDRAM, इनपुट: Clock, उत्पादन: SSTL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:10,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), Clock Generator, इनपुट: Clock, Crystal, उत्पादन: HCSL, LVCMOS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:12,