पीएलएल: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:9,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), Clock Generator, इनपुट: Clock, Crystal, उत्पादन: HCSL, LVCMOS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:8,
पीएलएल: Yes, मुख्य उद्देश्य: Intel QPI, PCI Express (PCIe), इनपुट: Clock, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:19,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: CMOS, HSTL, SSTL, Crystal, उत्पादन: CMOS, HCSL, HSTL, LVDS, LVPECL, SSTL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:5,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:9,
पीएलएल: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:4,