पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, इनपुट: CML, CMOS, LVDS, LVPECL, उत्पादन: CMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:2,
पीएलएल: Yes, मुख्य उद्देश्य: Stratum, इनपुट: Clock, उत्पादन: CMOS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:12,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, Telecom, इनपुट: LVCMOS, उत्पादन: LVCMOS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 6:3,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, Stratum, इनपुट: LVCMOS, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 11:13,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, इनपुट: Clock, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 4:12,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, Telecom, इनपुट: LVCMOS, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 11:12,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, Fibre Channel, PCI Express (PCIe), SONET/SDH, इनपुट: LVCMOS, LVTTL, Crystal, उत्पादन: LVCMOS, LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:10,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, PCI Express (PCIe), इनपुट: Clock, Crystal, उत्पादन: HCSL, LVCMOS, LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:5,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, Memory, PCI Express (PCIe), इनपुट: LVCMOS, LVTTL, Crystal, उत्पादन: LVCMOS, LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:10,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, इनपुट: Clock, उत्पादन: HCSL, LVCMOS, LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 4:20,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, Fibre Channel, PCI Express (PCIe), SONET/SDH, इनपुट: LVCMOS, LVPECL, Crystal, उत्पादन: LVCMOS, LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:10,
पीएलएल: Yes, मुख्य उद्देश्य: 3G, Ethernet, SONET/SDH, इनपुट: LVCMOS, LVDS, LVPECL, उत्पादन: LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, Stratum, Telecom, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 6:4,
पीएलएल: Yes, मुख्य उद्देश्य: Fibre Channel, PCI Express (PCIe), SONET/SDH, इनपुट: Clock, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:6,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, Stratum, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 11:8,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH/PDH, Telecom, इनपुट: LVCMOS, उत्पादन: LVCMOS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 11:9,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, इनपुट: LVCMOS, Crystal, उत्पादन: LVCMOS, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:8,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, Stratum, इनपुट: Clock, उत्पादन: CMOS, LVDS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:12,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, इनपुट: LVCMOS, Crystal, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:4,
पीएलएल: Yes, मुख्य उद्देश्य: Telecom, इनपुट: LVCMOS, Crystal, उत्पादन: LVCMOS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:4,
पीएलएल: Yes, मुख्य उद्देश्य: POTS Line Card, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:5,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, Fibre Channel, इनपुट: LVCMOS, Crystal, उत्पादन: LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:3,
पीएलएल: Yes, मुख्य उद्देश्य: 3G, Ethernet, SONET/SDH, इनपुट: LVCMOS, LVDS, LVPECL, उत्पादन: LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,