पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, इनपुट: Clock, Crystal, उत्पादन: CML, CMOS, LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet (WAN), SONET/SDH/STM, Video, इनपुट: Clock, उत्पादन: CML, CMOS, LVDS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, ATM applications, इनपुट: Clock, उत्पादन: CML, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
पीएलएल: No, मुख्य उद्देश्य: LTPS LCD Clock Drivers, इनपुट: CMOS, TTL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 6:6,
पीएलएल: Yes, मुख्य उद्देश्य: Memory, DDR, SDRAM, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:10,
पीएलएल: No, मुख्य उद्देश्य: Intel CPU, PCI Express (PCIe), उत्पादन: Clock, सर्किट की संख्या: 2,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, ADM, DSLAM, SONET/SDH, Stratum, TDM, इनपुट: LVCMOS, उत्पादन: LVCMOS, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 8:3,
पीएलएल: Yes, मुख्य उद्देश्य: SONET/SDH, इनपुट: CML, उत्पादन: CML, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET, Stratum, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 11:8,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, Fibre Channel, SONET/SDH, इनपुट: Clock, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 8:16,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, Fibre Channel, SONET/SDH, इनपुट: Clock, उत्पादन: LVCMOS, LVPECL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 11:12,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, इनपुट: Clock, उत्पादन: Clock, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 11:8,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, Stratum, Telecom, इनपुट: CMOS, TTL, उत्पादन: CMOS, LVDS, LVPECL, TTL, सर्किट की संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,
पीएलएल: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, इनपुट: LVCMOS, LVPECL, LVTTL, उत्पादन: LVCMOS, LVPECL, LVTTL, सर्किट की संख्या: 1,